东北大学学报(自然科学版) ›› 2012, Vol. 33 ›› Issue (4): 486-490.DOI: -
李晶皎;陆振林;王爱侠;王骄;
Li, Jing-Jiao (1); Lu, Zhen-Lin (1); Wang, Ai-Xia (1); Wang, Jiao (1)
摘要: 针对嵌入式单核处理器处理速度慢及主频提升受限等问题,提出了嵌入式双核处理器(two-cores embedded processor,TEP)模型.针对处理器运行时对存储器的依赖和分配问题,提出了基于非统一存储结构模拟分布式存储结构的方案;针对多核间对共享数据存储器的访存问题,给出了从属单元的仲裁机制,实现了共享资源的访问;针对面向多媒体应用的多核处理器间传输数据量大及通讯开销高的问题,提出了基于消息数据分离的传输方案.系统在FPGA平台进行了实现和验证,测试结果表明,TEP系统以较少的资源消耗和通讯开销获得了大加速比的性能.
中图分类号: